技术编号:8457394
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。 高速链路采用成熟的模拟电路和逻辑以获得性能目标,并在很多情况中采用多个 校准的本地时钟以在最大化数据传送和捕获余量(margin)的同时传输数据。相位旋转器 电路通常用于产生多个本地时钟。相位旋转器如时钟混相器(clock phase rotators) - 样工作,并提供从少得多的高精度根相位中创建、操纵和校准紧密定时的时钟边缘的机制。 例如,相位旋转器可被设计为使用仅16个可选的输入相位提供128个输出相位。此外,相 位旋转器结构的紧凑特性允许多个相...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
请注意,此类技术没有源代码,用于学习研究技术思路。